Author Archives: jvergara

Ingeniero en Electrónica y Telecomunicaciones
Investigador del Grupo de Telecomunicaciones (Proyecto VLIR-ESPOL, componente 8) de la FIEC
IEEE Member (COMSOC, GOLD)

Simulink Aplicado a las Telecomunicaciones

Este curso tiene por objeto dar una introducción a la poderosa herramienta Simulink tanto para los estudiantes como profesionales de ingeniería en general. Para efectos de aplicación se dan enfoques para Sistemas de Control y especialmente a Comunicaciones. Duración: 20 Horas (2,5 horas/día) Instructor: Ing. José Vergara Fechas: Viernes 7 de agosto, 13h30 a 18h30 […]

Becas para el Taller: «Aplicaciones de Procesamiento Digital de Señales para Telecomunicaciones usando FPGAs»

UTPL Loja, Ecuador, del 24 al 28 de Agosto La ESPOL. miembro activo del ISTEC, ha sido favorecida con becas del 50% para participar en este seminario. La cantidad de las mismas es limitada y se deberá seleccionar entre los interesados de acuerdo al perfil adecuardo y al interés intitucional. Los interesados deben enviar sus […]

Simulink Aplicado a la Ingeniería

Este curso tiene por objeto dar una introducción a la poderosa herramienta Simulink tanto para los estudiantes como profesionales de ingeniería en general. Para efectos de aplicación se dan enfoques para Sistemas de Control y Comunicaciones. Duración: 20 Horas (2,5 horas/día) Instructor: Ing. José Vergara Fecha de Inicio: Lunes 27 de julio del 2009 Lunes […]

Simulación de un Esquema de Modulación/Demodulación OFDM Utilizando un Modelo de Canal Multitrayectoria

Autor(es) José Mauricio Vergara Rebeca Estrada Pico Resumen Este trabajo resume un extenso y riguroso análisis de un diseño de un sistema de comunicaciones de banda ancha inalámbrico, basado principalmente en el estándar IEEE 802.16, junto con lo más novedoso: el modelamiento y simulación de un canal multitrayectoria. Se presenta una introducción teórica de los […]

Ir a la barra de herramientas